Tavola-disegno-6@8x-100-scaled
Tavola-disegno-5-copia-3@8x-100-scaled
Tavola-disegno-5-copia-5@8x-100-scaled
Tavola-disegno-5-copia-6@8x-100-scaled
Tavola-disegno-5-copia@8x-100-scaled
Tavola-disegno-5-copia-8@8x-100-scaled
Tavola-disegno-3@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
previous arrow
next arrow

Tavola-disegno-6@8x-100-scaled
Tavola-disegno-5-copia-3@8x-100-scaled
Tavola-disegno-5-copia-5@8x-100-scaled
Tavola-disegno-5-copia-6@8x-100-scaled
Tavola-disegno-5-copia@8x-100-scaled
Tavola-disegno-5-copia-8@8x-100-scaled
Tavola-disegno-3@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
previous arrow
next arrow

Tavola-disegno-6@8x-100-scaled
Tavola-disegno-5-copia-3@8x-100-scaled
Tavola-disegno-5-copia-5@8x-100-scaled
Tavola-disegno-5-copia-6@8x-100-scaled
Tavola-disegno-5-copia@8x-100-scaled
Tavola-disegno-5-copia-8@8x-100-scaled
Tavola-disegno-3@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
Tavola-disegno-5-copia-7@8x-100-scaled
previous arrow
next arrow

Ethernet PHY consente ai router e alle schede di linea di raddoppiare la larghezza di banda

da | 22 Set, 21 | News |

Router, switch e schede di linea richiedono maggiore larghezza di banda, densità di porte e connettività fino a 800 GbE per gestire il traffico crescente del data center guidato da 5G, servizi cloud e applicazioni AI e ML. Offrendo la maggiore larghezza di banda, questi progetti devono superare le sfide di integrità del segnale associate alla transizione del settore alla connettività SerDes PAM4 112G necessaria per supportare le più recenti ottiche collegabili, backplane di sistema e processori di pacchetti. Queste sfide possono ora essere superate con quella che si dice sia la soluzione PHY a basso consumo 1,6T più compatta del settore di Microchip Technology con il suo PM6200 META-DX2L che riduce la potenza per porta del 35% rispetto al suo predecessore 56G PAM4, META -DX1, la prima soluzione PHY su scala terabit del settore. Il settore sta passando a un ecosistema PAM4 112G per la commutazione ad alta densità, l’elaborazione dei pacchetti e l’ottica. Il META-DX2L di Microchip è ottimizzato per soddisfare queste esigenze collegando le schede di linea per commutare fabric e ottiche multi-rate per connettività 100 GbE, 400 GbE e 800 GbE.

Con la sua larghezza di banda di 1,6 T ad alta densità, l’ingombro ridotto, la tecnologia SerDes 112G PAM4 e il supporto per velocità Ethernet da 1 GbE a 800 GbE, questo PHY Ethernet è un dispositivo di livello industriale che fornisce la versatilità di connettività per massimizzare il riutilizzo del design su applicazioni che variano da un retimer, cambio o retromarcia a un mux 2:1 hitless. Le caratteristiche di crosspoint e riduttore altamente configurabili fanno un uso estensivo della larghezza di banda I/O di un dispositivo switch per facilitare le connessioni flessibili richieste per le schede multi-rate che supportano un’ampia gamma di ottiche collegabili. I SerDe PAM4 a bassa potenza di PHY gli consentono di supportare la velocità di interfaccia dell’infrastruttura di nuova generazione per data center cloud, cluster di calcolo AI/ML, 5G e infrastrutture di fornitori di servizi di telecomunicazione, sia attraverso cavi DAC a lunga portata, backplane o connessioni a ottica collegabile. Per la generazione 56G si è introdotto il primo PHY terabit del settore, META-DX1, e si è seguito una soluzione 112G altrettanto trasformativa che offre le capacità di cui gli sviluppatori di sistemi hanno bisogno per risolvere le nuove sfide odierne poste da data center cloud, reti 5G, e la scalabilità orizzontale dell’elaborazione AI/ML. Fornendo fino a 1,6 T di larghezza di banda all’interno di un’architettura a basso consumo e con il minimo ingombro, META-DX2L PHY raddoppia la larghezza di banda delle precedenti soluzioni sul mercato, stabilendo un nuovo livello di efficienza energetica.

Condividi questo articolo

Categorie

Archivi

Apri la chat
1
Ciao come possiamo aiutarti?
Ciao come possiamo aiutarti?